Allegro

    目前位置:

  • 产品
  • Allegro
  • Allegro X PCB Designer

Allegro X PCB Designer

最先进的 PCB 设计布线工具

Cadence® 是世界上最大的电子设计技术和配套服务的 EDA 供货商之一。Cadence® Allegro® PCB Design 则是 Cadence 推出的先进 PCB 设计布线工具。Allegro 提供了良好且交互的工作接口和强大完善的功能,和它前端产品 Cadence® OrCAD® X Capture 的结合,为当前高速、高密度、多层的复杂 PCB 设计布线提供了最完美解决方案。

此外,由于新的技术不断发展,面对新的接口,如 DDR3,DDR4,PCI Express,USB 3.0..等,需要使用新的方式来实现在电路板上。这些日益复杂的技术再加上很多公司希望这些产品推向市场更快,更便宜,有更多的功能和最少的设计成本。因此,现在很多企业也会外包给低成本的合作伙伴。为了管理这种不断增加的复杂度,印刷电路板设计需要一个完整的解决方案,同时满足新的技术和管理方式。

Allegro 拥有完善的 Constraint 设定,用户只须按要求设定好布线规则,在布线时不违反 DRC 就可以达到布线的设计要求,从而节约了烦琐的人工检查时间,提高了工作效率!更能够定义最小线宽或线长等参数以符合当今高速电路板布线的种种需求。

软件中的 Constraint Manger (图 1) 提供了简洁明了的接口方便用户设定和查看 Constraint 宣告。与 OrCAD X Capture 的结合让 E.E. 电子工程师在绘制线路图时就能设定好规则数据,并能一起带到 Allegro 工作环境中,自动在摆零件及布线时依照规则处理及检查,而这些规则数据的经验值均可重复使用在相同性质的电路板设计上。

(图 1)

(图 2)

Allegro 除了上述的功能外,其强大的自动推挤 push 和贴线 hug 走线以及完善的自动修线功能更是给用户提供极大的方便。在走线功能上,不只单单针对一个信号执行走线,也可以选择多个信号的方式来做 Multi-line Route,如此就能够加快同类型信号线铺设的时间。另外多条走线也可以应用在柔板的使用,配合 "hug-contour" option,也可以让设计者依据柔板板边的外形走线,使其走线能更省时及正确的完成。(图 2)

Allegro 强大的贴图功能,可以提供多用户同时处理一块复杂板子,从而大大地提高了工作效率。或是利用选购的切图功能将电路版切分成各个区块,让每个区块各有专职的人同时进行设计,达到同份图多人同时设计并能缩短时程的目的。

当设计里头有多组相同的线路结构时(图 3),若是已完成一组的零件摆放、走线以及铺铜的设置下,通过 Placement Replication 功能可以省下不少工作的时间,此功能可将已完成的一组设计建立成一个 Module,之后相同结构的设计只需要通过框选所属零件,就可以快速套用,以缩短设计时间。

(图 3)

(图 4)

通过 Placement Replication 功能可以省下不少工作的时间,此功能可将已完成的一组设计建立成一个 Module, 之后相同结构的设计只需要通过框选所属零件,就可以快速套用,以缩短设计时间。

在微小化的设计趋势下,Allegro 内建的 3D viewer 可检查日趋复杂的 via 结构,及机械相关对象 (图 4) 並并可对其执行平移,缩放,旋转..等功能。也可将此 3D 图形,直接保存成通用的 JPG 图形格式。

对于业界所重视的铜箔的绘制和修改功能, Allegro 提供了简单方便的内层分割功能以及能够对正负片内层的检阅。对于铺铜也可分动态铜或是静态铜,以作为铺大地或是走大电流的不同应用。动态铜的参数可以分成对所有铜、单一铜或单一对象的不同程度设定,以达到铜箔对各接点可设不同连接效果或间距值等要求,来配合因设计特性而有的特殊设定。

用户在布线时做过更名、联机互换以及修改逻辑后,可以非常方便地回编到 Capture 线路图中,线路图修改后也可以非常方便地更新到 Allegro 中;用户还可以在 Capture 与 Allegro 之间对对象的互相点选及修改。(图 5)

(图 5)

(图 6)

在输出的部分,底片输出功能 (图 6) 包含 274D、274X、Barco DPF、MDA 以及直接输出 ODB++ 跟 IPC-2581 等多样化格式数据当然还支持生产所需的 Pick & Place、NC Drill 和 Bare-Board Test 等等原始数据输出。

Allegro 所提供的强大输入输出功能更是方便与其他相关软件的沟通,例如 ADIVA、UGS (Fabmaster)、 VALOR、Agilent ADS… 或是机械的 DXF、IDF、IDX…。

为了推广整个先进 EDA 市场,Allegro 提供了 Cadence® OrCAD® PCB Editor、PADS 、P-CAD 等接口,让想转换 PCB Layout 软件的用户,对于旧有的图档能顺利转换至 Allegro 中。 Allegro 有着操作方便,接口友好,功能强大,集成性好 等诸多优点,是一家公司投资 EDA 软件的理想选择!

1. 完整的 PCB 设计解决方案

Allegro X PCB Designer 将完整的设计方案所需的工具集成为一,它包含了从概念到出图的所有工具,例如线路图、元件库管理、电路板设计、自动 / 手动布线工具、以及其他的接口,例如机械图甚至是其它电路板档案的转换接口。

2. 可升级的环境架构

不同于其他的电路板设计软件,Allegro X PCB Designer 系列依照您的需求及技术的进步提供了可升级的方案,利用加挂的方式可增强软件的功能,例如高速电路板的设计宣告,自动加测试点及其他的布线检查、信号分析需求等等,而所有的功能都是建构在经过业界的认证 Allegro X PCB Designer 系列上,并且使用相同的数据平台,所以不管是面对现在或者是未来的设计挑战,Allegro 系列都能以最适切的方案轻松应付。

3. 更有效的零件摆放

快速摆放零件功能让用户能够轻松的摆放重要的零件,可选取的对象有零件名称、零件外型、料号、信号名,它可以自动的将零件放置到板框外,这时使用者可以很快的 by page 摆放或将重要零件区块先行整理规划,也可以宣告一些 "Rooms" 利用他限制特定的零件需摆放至此区中,而零件宣告可以在线路图和电路板中定义,另外也能够定义限高区它能够对摆入的零件做实时的高度检查。

4. 方便的手动布线

聪明的手动布线功能使用户很容易的设计高密集板子,利用 Allegro 以外型辨识、任意角度的布线引擎,您可以利用 "实时推线" 及 "贴线布线" 的走线 / 修线功能来轻松应对,而选项中可以控制着实时的自动整线设定使布线更能符合生产上的需求,而强大的手动布线功能也会依照您的设定值自动调整使达到最大的布线效益。

5. 强大的铺铜功能

Allegro 强大的铺铜功能使我们很容易的来规划内层切割及外层铺铜,而方便的铜箔编辑及检查功能更使我们在处理过程达到电器上及生产上的种种检查和需求。动 / 静态铜及各级设定可定义出不同连接效果或间距值等,来配合特殊的电气特性要求。

6. 与线路图同步提高生产率

Allegro X PCB Designer 能够在线路图与电路板之间同步化,设计者能够自动的以同步方式更新对应,例如零件更名、逻辑闸及接点互换等等的更动,并且能很方便的将新的电路修改传达至原电路板设计上。

7. 自动文字面功能

在出图前的动作中,文字面的整理是一个非常繁复的动作,Allegro X PCB Designer 能够依照使用者的设定自动的截线、 移动、旋转、刮除文字面,使用者也能够手动的加以调整使符合生产的需求,而新产生的文字面数据也能连动于原始的零件。

8. 精灵导引接口方便使用

虽然有多样且强大的功能,Allegro X PCB Designer 仍然是非常容易使用,首先 Allegro X PCB Designer 拥有一个交互式的多功能教学软件,让用户能很快的在几个小时之内了解它的操作流程,再者是 Allegro X PCB Designer 着重于交互式的使用接口,每个输入的字段都有方便的接口可以使用,各项设计者的需求也都有一个精灵来导引,使得指令的更容易了解 更能够发挥以提高生产力。

9. Cadence Allegro PCB Router 自动布线

Cadence® Allegro® PCB Router 市面上最先进的自动及手动布线软件,如要设立的是有多重复杂的设计需求的高密度板子,Allegro PCB Router 使用强大的外型辨识的软件架构,能充分运用有限的可布线范围,达到最好的布线效果。拥有超过 16,000 注册的使用者,Allegro PCB Router 是业界最被认可的自动布线软件及技术。

10. 集成式的生产流程

现今的生产及组装测试公司都希望能够收到更聪明的'非 Gerber式 数据,Allegro X PCB Designer 除了能够提供出 Valor 所完全验证过的 OBD++ 数据,也能提供 IPC-2581 数据,让数据能更广泛被运用到更多的对应窗口。

优异的价格、崭新的技术、集成的架构

所有的电路板设计公司都希望能有最先进的设计工具以求得更好的质量及生产力,Cadence® Allegro X PCB Designer 及 Option 系列的设计软件能提供最先进功能及效益的解决方案,但是并非所有的公司都能够一次拥有这么多的预算,所以现在 Cadence® 公司提供一个以同样先进的技术及数据平台为基础的软件包装 Allegro X PCB Designer 系列,更平实的价格仍然能够实现复杂而高生产力的种种需求。

Allegro X PCB Designer 系列并不只是提供单一个解决方案,它提供一个从前端到后段的电路板设计环境,在此环境中可以很容易地将设计从概念到生产,从电路图的绘制,到零件的摆放,电路板的布线及各种生产后的输出都能在其中集成及实现。

Allegro X PCB Designer 系列是一个经过业界认证,而能用最经济的价格买到的电路板设计完整包装。然而当有更进阶的设计及信号分析考虑时,可升级到 Allegro PCB Venture 系列,无痛升级的利用原始的档案、熟悉的接口轻松达成进阶的需求。

Allegro X PCB Designer 系列包含电路板设计所需的工具

Cadence OrCAD X Capture CIS

Cadence® OrCAD® X Capture CIS 是 Windows 平台上使用最多的线路图工具,有着互动且易用的使用环境,利用其方便的零件搜寻架构,可以很快完成线路图绘制动作。

Cadence Allegro PCB Editor

Cadence Allegro PCB Editor 是 Allegro X PCB Designer 系列最主要和最强大的核心工具,Allegro PCB Editor 是由世界最先进的电路板设计系统所研发,用来建立及绘制复杂多层的电路板设计平台,而其可扩张的功能选项对于现今市面上的设计及生产需求都能够和完全符合,并能安心面对未来的挑战。

Cadence Allegro PCB Router

世界上最先进的自动及手动布线技术,Allegro PCB Router 提供自动和手动的两个操作环境,能够紧密的与 Allegro PCB Editor 环境互相结合,以符合高生产力的需求,并集成摆放零件功能。

Allegro X PCB Designer 功能介绍

Cadence OrCAD X Capture CIS — 提供顺畅的流程及零件数据库管理系统

Cadence® OrCAD® X Capture 是 Windows 平台上使用最多的线路图工具,有着互动且易用的使用环境,方便的零件搜寻架构能很快完成线路图绘制动作。

Cadence OrCAD X Capture CIS (Component Information System) 是集成的零件数据库管理系统,可以用来寻找、追踪及验证零件,零件查询功能方便地从各种定义的阐述中找到所需的零件,当选择某一颗零件的时候,Capture CIS 能够萃取出这颗零件的逻辑、实体、采购生产等等的数据,并且能够从线路图中加以管理。

与 Allegro 的连结

可以直接在线路图上直接设定与 Allegro 相关的各种设定,如信号的最小线宽、线长范围或是零件的外型、零件值、替换零件宣告或 ROOM 定义,甚至能订出 PIN PAIR 的宣告。

Footprint Viewer

可在线路图或元件库编辑画面中,显示所对应的 Allegro Footprint 形状及 Pin number and Pin Name 位置。

模块化的使用方法

可以将某区块的线路建成线路图的模块,同样也可以将电路板上的局部布线及零件储存成模块,两边可以互相对应加快生产流程。

同板不同料 Variant

在 OrCAD X Capture CIS 环境下如果已设定好 Variant,也可在 Allegro 显示出先前设定的 Variant 效果,在 Allegro 中转出 BOM 时也像 OrCAD 一样可以选择要转出哪一个版本的 BOM。

Cadence Allegro PCB Editor — 聪明的布线环境, 方便的生产接口

Allegro PCB Editor 是 Allegro X PCB Designer 系列最主要和最强大的核心工具,也是由世界最先进的 Cadence 电路板设计系统所研发,是一个用来建立及绘制复杂多层的电路板设计平台,其可扩张的功能选项对于现今市面上的设计及生产需求都能够完全符合,并能安心面对未来的挑战。

快速摆放零件及摆放零件规划

快速摆放零件功能让用户能够轻松的摆放重要的零件,可选取的对象有零件名称 reference designator、零件外型 component type、料号 part number、信号名 signal name。可自动将零件放置到板框外,这时使用者可以很快将重要零件区块先行整理规划,也可以宣告一些 "rooms" 利用他限制特定的零件需摆放至此区中,而零件宣告可以在线路图和电路板中定义。另外也能够定义限高区,它能够对摆入的零件做实时的高度检查。

摆放零件规划 - DFA 检查

实时 DFA 检查功能在摆放零件时会实时的检查零件到零件的安全间距值。在摆设零件时 Constraint Manager 也能实时反应出信号时序上的效果,在摆放零件时兼顾到信号特性以及可布线率、可制造性的最佳位置。

方便的模块化设计 - Placement Replication

当设计里头有多组相同的线路结构时,若是已完成一组的零件摆放、走线以及铺铜的设置下,通过 Placement Replication 功能可以省下不少工作的时间,此功能可将已完成的一组设计建立成一个 Module,之后相同结构的设计只需要通过框选所属零件,就可以快速套用,以缩短设计时间。

方便的手动布线

聪明的手动布线功能可容易地设计高密度的板子。利用 Allegro X PCB Designer 系列以外型辨识、任意角度的布线引擎,可以利用 " 实时推线 " 及 " 贴线布线 " 的走线 / 修线功能来轻松应对,它能自动推开阻挡的线段或过孔或是以安全间距贴着对方布线,而选项中可以控制着实时的自动整线设定使布线更能符合生产上的需求,达到最大的布线效益。

Shove-preferred 实时推线

利用实时的外型辨识的布线引擎能够动态的推开障碍得到最好的布线路径

Hug-preferred 贴线推线布线

当修改布线时所走的线会以安全间距贴着其他障碍对象的外型走线,但必要时会推线

Hug-Only 贴线布线

当修改布线时所走的线会以安全间距贴着其他障碍对象的外型走线,但不会推线

另外对于推线在新功能使用上,还能再搭配 Auto Join 以及 Extend Selection 作更灵活的运用。

Auto Join 线段自动加入

当调整布线时所推的线段会在与相邻线段切齐后自动加入为同一线段,一起进行推线

Extend Selection 延展选择线段

当调整布线时所推的线段会在选择后,与前后相邻线段维持固定型态

Dynamic Phase

动态相位 (Dynamic Phase) 检查,对差分对路径中每个转折之间构成的路径进行检查。通过这项检查,就可以满足设计规范上建议的,在整个差分对的路径中,正差动与负差动信号之间的走线差距不能超过「x mils」。如果在整个路径中的某一个位置,发生两个信号之间的相位偏移超过了规定的「x mils」,这个误差就必须在「y mils」范围内补偿回来。

支持跨被动零件时序控制 xnet

当要监控的信号是由 IC 到 IC 之间的总长,但其中可能串了被动零件如电阻,使得电阻两端的信号名称不同,造成我们必须自行计算两端的长度再自行加总,跨零件时序控制就可以自动把此被动零件两端的信号自动求和串成 XNET 自动求和全长。现在 Xnet 名称更可藉由 Property CDS_XNET_NAME,配合设定 Ignore、Select 参数,自行选择 Xnet 之名称。

PIN DELAY

由于现今零件包装的能力尺寸的极大,使得 IC 封装到零件接脚的线长可能有超过可允许的误差值,所以当布线时,必须将封装内的长度一并考虑此接脚内的封装长度 PIN DELAY 将所需求的理想长度各扣除两端的 PINDELAY 才是此信号在电路板上所需布线的实际长度,而不再是所有信号皆布线等长线。

Offset Routing

在执行走线指令时,新增 Route offset 功能来协助设计若需以特殊角度走线的要求,如此可以帮助减少因走线下方基板玻璃纤维编织问题而造成的阻抗不连续状况。

Display of Cline Segments Crossing Plane Voids

为使信号的完整性,避免走线时跨在 plane void,可执行指令 Display / Segments over Voids 当走线跨过内层之 antipads, split plane gaps 或手动挖开之 Void 区域时,则会 Highlight 高亮显示,并产生其相关报表。

Plane Aware Cline Spreading

走线间距的平均化可参考 Voids 区域,自动闪内层 Void 范围并平均各布线间之间距。

Backdrilling

针对高频信号提供 Backdrilling,可产生特定的钻孔信息,并配合制程及指定钻孔深度,将这些高速信号的 PTH Stub 钻除。

从报表检查分析结果,及针对 Pad / Via 产生相对应之符号。

强大的铜箔功能

由于层数 / 成本的控制,复杂的内层切割也是常常面对的问题。Allegro PCB 提供一个最强大且方便的铜箔绘制及编辑功能,包括信号分割、内层铺铜,正负片设定,对象设定的不同参数、局部铺铜等等。对于铺铜也可分动态铜或是静态铜,以作为铺大地或是走大电流的不同应用。

动态铜除了可对各接点设不同连接效果或间距值之外,在修改后也会自动重铺计算该挖开或连接的动作,而且在图面上依照所设的线宽显示出最后出图的实际效果。

便利的 BUS 走线及柔板的支持

在走线功能上,不只单单针对一个信号执行走线,也可以选择多个信号的方式来做 Multi-line Route,如此就能够加快同类型信号线铺设的时间。另外多条走线也可以应用在柔板设计上,配合 "hug-contour" option,也可以让设计者依据柔板板边的外形走线,使其走线能更省时及正确的完成。

方便的 3D 检视界面

在微小化的设计趋势下,Allegro 内建的 3D viewer 可检查日趋复杂的 via 结构,及机械相关对象并可对其执行平移,缩放,旋转..等功能。也可将此3D图形,直接保存成通用的JPG图形格式。

完整的输出接口

如果没有完善输出数据,那么所有的辛苦与功能都将白费。Allegro PCB 提供多样的生产数据输出格式, 例如底片、钻孔,空版测试,测试点等等数据,并可自定各式输出报告。Allegro PCB 集成了 ODB++,有 Valor 配合研发能够以业界最先进的智能生产数据 ODB++ 交付给下游厂商,以更准确更完整的「非底片化 」数据生产;当然,最新的 IPC-2581 在 Allegro PCB 上也能够与前、后端配合,转出需求的集成性数据。

Constraint Manager

为了配合现今繁复布线规则的需求 Constraint Manager 可以实时的显示先前所定的规则以及目前布线的实际效果。利用他 " 电子表格 " 式的接口,可以很容易的取得、管理、验证设计规则。订定的规则之后能够用来控制信号的摆放及布线效果,阶层化的接口能容易的将相关的信号做统一的控制,例如总线设定及套用,利用 Constraint Manager 可以很快的了解现在布线状况是否达到需求。

Cadence Allegro PCB Router — 先进的自动及手动布线软件

Cadence Allegro PCB Router 是市面上最先进的自动及手动布线软件,能够与 Cadence Allegro PCB Editor 充分结合,将电路板甚至是线路图上所定义的参数及设计宣告传导至 Allegro PCB Router,内建的自动布线软件可同时在 6 个信号层走线而零件接点数不限, 如果同时自动布线的层数较多,可用相当经济的价格升级到其他等级,得到最大的效益。

在手动布线的方面 Allegro PCB Router 独特的推线挤线功能,在走一条新线路时它能自动推开原有的布线 / 过孔及绕过零件接点;在编辑线段或过孔时推挤,利用 ghost 功能会显示出几个布线的方式的建议点,当光标选择其一时程序会动态的显现出来,另外也有多重的 undo 功能可恢复到先前的某个布线步骤。

在复杂且多层的板子上适当过孔位置是不易选取的,Allegro PCB Router 会显示附近可用的过孔点,只要对中意的位置连点两下就可打上过孔,手动布线支持直角、45 度角、任意角的走线模式,为了更好的生产性,可以选择一个区块或者是整块板子都做一个自动整线的动作,可去掉一些不需要的弯角等状况。

为了能够处理高密度且复杂的电路板,Allegro PCB Router利用他强大的、以外型辨识的自动布线架构,能充分应用电路板上的可走线空间,能够轻松的面对 bga 做 Fanout 的零件,利用此架构能够轻松地以格点或非格点的方式来处理标准尺寸或非标准尺寸的零件,而不需要以手工布线逐一处理以提高自动布线的完成率及效率。

崭新的技术、集成的架构、完善的功能

Allegro X PCB Designer-Option 系列的设计软件提供最完善的功能及集成的解决方案。Cadence® 公司以同样先进的技术及数据平台为基础,除了原有方便的走线及铺铜之外,更集成高速信号布线时的种种考虑。从基本系列升级搭配其它 Option 系列,可利用原先熟悉的接口轻松达成进阶的需求。

Cadence 更集成了从 IC 设计到芯片封装到布线设计的完整架构,可集成 IC 及封装上的线长到布线环境中以求得最适当的各走线线长,而不再是同组 BUS 在 " 布线 " 时都要走相同线长,别忘了现在的封装大小已经使得其内部的线长差异足以影响到信号时序。最终的希望是 DIE to DIE 的长度一致,而非板上的线长一致,才能符合现今高速信号的种种考虑。此时便有一些更高阶的 option 功能需求,Allegro X PCB Designer Option 系列特点如下。

Allegro X PCB Designer - High-Speed Option 特点

Advance Floorplanning & High-Speed Constraint

可通过 SigXplorer 将高速信号之 topology 编辑,并纳入走线规范,进而达到走线分支等长,特殊走线 topology 设计结构的需求。另外,相同的设计规范及 topology 结构也可以延用在相同的设计上,无需个别定义,大大的提高效率及设计的正确性。

Timing Vision

板子上有这么多的线段,且都有时序,相位要求的,可以用此功能,方便的进行设计,检查及修改,显示已经等长的,或还没有等长的线显示不同颜色。颜色可自行设置,比如等长了的绿色,短一点点红,短很多蓝色,长一点黄色,长很多红色。可以选择整版或选择你要分析的 net 来显示效果,如图所示,一眼就可以看出板子的长度状况。

Add Differential Pair Return Path Vias

在高速设计中的过孔转换是造成 PCB 互连中信号衰减的主要原因。且高速信道需要地孔临近关键信号,在信号走线换层时,提供连续的回流路径,来降低信号损耗。现在,可以更快捷地类似模块化方式,创建回流孔模块,可重复使用的高速过孔结构,这些结构是经过验证的以保证「设计即正确」,包括回流过孔以及铜箔「避让」。且过孔结构在布局和布线设计中不会被无意改变,可以保障设计保持不变。

Auto-interactive Delay Tune (AiDT)

时序控制的调整,通过使用 AiDT 功能,能对单一信号、差分对甚至是群组信号进行快速调整。

Allegro X PCB Designer - Miniaturization Option 特点

Microvia 的支援

现今高频、高速、多功能性产品使用广泛 (手机、GPS、PDA、NB…等),于轻薄短小的要求,相对可被使用空间也变小,因此大多采用 HDI (High Density Interconnect) 设计,通过 Microvia 的支持,当我们使用不同制程的过孔时,可依不同的设计需求,去设定设计规范,以节省 layout 设计的时间及提升产品的正确性。

Microvia Stacking Rules

强大的 Microvia stacking rules 检查,可让使用者除了电气检查外,也可对制程迭构的特殊需求检查,避免因制程上的限制而造成设计的问题,进而提高产能及良率。

Embedded Component Design

随着市场的需求,如移动式电子产品,为配合更小更轻薄及完善性能和更高速的设计特性,将会导入嵌入式被动甚至主动组件在 PCB 中。此 option 提供了完整的嵌入式零件参数及检查,可让使用者能更方便地完成此类产品的设计。

Allegro X PCB Designer - Symphony Team Design option 特点

通过 Allegro® PCB Symphony Team Design Option 可让您建立一个通用数据库以执行在线 layout 协同作业,且每个团队成员在执行作业时可在画面中实时查看到其他团队成员对 Layout 所做的变更。使用这种通用数据库方法,每一位 Layout 工程师都可以简单地分享他们目前的设计,并邀请其他 Layout 工程师加入一起作业。

而使用 Symphony 在线协同作业功能不只能够在本地局域网络中建立联机项目,甚至可与远处的工作伙伴建立联机。

Allegro® PCB Symphony Team Design 在线同时作业,能够做到双向实时确认,加速 PCB 设计流程、减少反复重工的时间。

Allegro X PCB Designer - Design Planning Option 特点

Flow Planning 功能可运用建立 Flow Bundle,一次将群组信号呈现整束 Bundle 图形来进行走线规划,并将 Bundle 图形依照实际走线规范显示所需空间,快速地评估布线空间及走势,且帮助我们自动完成走线连接关系。

Auto Connect

依照设定的 Bundle 所规画的路径,接续可使用 Auto Connect (Prototype) 功能,自动完成布线连接。

Auto-I Break Out

依照设定的 Bundle 所规画的路径,接续可使用 Auto-I BreakOut 功能,自动分析并完成单端或双端,break out 的工作。

Auto-I Trunk Route

当 BreakOut 完成后,使用 Auto-I Trunk Route,来自动连接两端 BreakOut 的主干衔接起来,完成走线。

Allegro X PCB Designer – Analog / RF Option 特点

搭配此功能,主要可以让工程师快速集成 RF 的 mixed-signal 的设计,让开发人员快速的应用在 RF / 微波 / 数字 / 模拟混合的产品设计上。除了熟悉的线路图 / PCB 开发工具,若需搭配工程师常用的 Agilent ADS 作仿真及应用,也能在相同的平台轻易集成及双向更新相关数据,以加速 RF 产品的开发设计时程。

客户可以集成 ADS 仿真及 Schematic 环境,轻易的搭配 Cadence HDL / Allegro PCB 作双向沟通及使用,使其可以使用原本熟悉的工具,且资料可以沟通以达优化的使用。

除了由外部加载 RF 组件外,此 option 也可支持建立及编辑复杂的 RF 组件。只要利用界面上的参数设定,即可轻易建立一般 PCB Layout 软件不易建立的特殊角度及形状的 RF 组件及使用,再配合 PCB layout 功能也可以实现电气走线及铜箔处理等功能。可同时满足设计者特殊组件及 Layout 的需求。

在 RF 设计中,为了减低电磁辐射的影响,常会利用过孔数组来提供良好的接地及屏蔽。故在此 option 也提供了 Offset Via Array;Circular Via Array;Cline Via Array;Boundary Via Array 四种模式,可提供用户快速的建立所需的过孔数组。以利加速设计流程。

Offset Via Array

Circular Via Array

Cline Via Array

Boundary Via Array